返回
郑州信盈达培训中心
置顶
该校与厚学网暂未合作,平台不保证课程的真实有效性,如有侵权等争议,请及时与厚学网联系处理
招生热线:400-800-2178

学校地址:郑州市二七区民主路6号华健商务大厦A座12楼

郑州FPGA设计培训班

283 2014-06-26 17:28:18

学习笔记

第一阶段:主要帮助学员了解FPGA系统设计的基础知识,掌握FPGA小系统硬件电路设计方法,学会操作QuartusII软件来完成FPGA的设计和开发。1.1可1.编程逻辑器件简介
2.可编程逻辑器件的发展历史
3.FPGA/CPLD的基本结构
3.1FPGA的基本结构
3.2CPLD的基本结构
3.3FPGA和CPLD的比较
3.4FPGA/CPLD的设计流程
4.PLD/FPGA的分类和使用
5.FPGA关键电路的设计(小电路设计):
5.1FPGA管脚设计
5.2下载配置与调试接口电路设计
5.3高速SDRAM存储器接口电路设计
5.4异步SRAM(ASRAM)存储器接口电路设计
5.5FLASH存储器接口电路设计
5.6开关、按键与发光LED电路设计
5.7VGA接口电路设计
5.8PS/2鼠标及键盘接口电路设计
5.9RS-232串口
5.10字符型液晶显示器接口电路设计
5.11USB2.0接口芯片CY7C68013电路设计
5.12电源电路设计
5.13复位电路设计
5.14拨码开关电路设计
5.15i2c总线电路设计
5.16时钟电路设计
5.17图形液晶电路设计

第2第二阶段:介绍熟练掌握硬件描述语言(VerilogHDL)是FPGA工程师的基本要求。通过本节课程的学习,学员可以了解目前流行的 VerilogHDL语言的基本语法,掌握VerilogHDL语言中常用的基本语法。通过本节课程学习,学员可以设计一些简单的FPGA程序,掌 握组合逻辑和时序逻辑电路的设计方法。通过实战训练,学员可以对VerilogHDL语言有更深入的理解和认识。
2.1硬件描述语言简介
2.1.1VerilogHDL的特点
2.1.2VerilogHDL的设计流程简介
2.2Verilog模块的基本概念和结构
2.2.1Verilog模块的基本概念
2.2.2VerilogHDL模块的基本结构
2.3数据类型及其常量及变量
2.4运算符及表达式
2.4.1算术运算符
2.4.2关系运算符
2.4.3逻辑运算符
2.4.4按位逻辑运算符
2.4.5条件运算符
2.4.6移位运算符
2.4.7拼接运算符
2.4.8缩减运算符
2.5条件语句和循环语句
2.5.1条件语句
2.5.2case语句
2.5.3while语句
2.5.4for语句
2.6结构说明语句
2.6.1initial语句
2.6.2always语句
2.6.3task和function语句
2.7系统函数和任务
2.7.1标准输出任务
2.7.2控制任务
2.7.3时间度量系统函数
2.7.4文件管理任务
2.8小结

文中图片素材来源网络,如有侵权请联系删除
来源:郑州信盈达培训中心
热门课程 全部课程

热门动态

申请免费试听

只要一个电话

我们为您免费回电

立即申请
刷新
图形验证
关闭
>>
拖动左边滑块完成上方拼图
机器人